パターニングサービス - メタルリフトオフ

リフトオフ
パターニング

株式会社ナノシステムズJPでは、Au・Pt・Ti・TiN・AuSn等のPVD金属をレジストリフトオフでパターニングします。ウェットエッチャントが存在しない貴金属や、正確なAu:Sn比が必要なAuSn共晶バンプ定義に不可欠な方式です。2µm以下フィーチャー。

Au · Pt · Ti · TiNAuSn 80/20 共晶Ni · NiCr · Alシングルレイヤーレジスト4〜12インチウェーハ500×600mmガラスパネル2µm以下フィーチャー解像度
<2µm
最小フィーチャー解像度
Au · Pt
貴金属 - ウェットエッチ不要
AuSn
共晶バンプ定義
4〜12インチ
対応ウェーハサイズ
リフトオフプロセス
ベアウェーハからパターニング済み金属まで4ステップ

リフトオフはまずレジストをパターニングし、ウェーハ全面に金属を成膜した後、レジストを溶解させてレジスト上の不要金属を除去することで金属フィーチャーを定義します。下地材料のエッチングは不要です。

01

レジスト塗布・露光

ポジ型フォトレジストをウェーハにスピンコートし、必要なフィーチャーサイズに適した露光ツールで露光。シングルレイヤーポジ型レジスト、アンダーカットプロファイル。コンタクトアライナー・ステッパー対応。4〜12インチウェーハ。

シングルレイヤー ポジ型レジストアンダーカットプロファイルコンタクトアライナー · ステッパー
02

現像・検査

露光レジストを現像して金属成膜ウィンドウを開口。側壁プロファイル(わずかに再入射型)がリフトオフの清潔さを決定します。SEM側壁プロファイル確認で清潔な窓開口とブリッジなしを確認。

再入射型側壁SEM プロファイル確認清潔な窓開口 · ブリッジなし
03

PVD金属成膜

PVD(スパッタリングまたは蒸着)でパターニング済みウェーハ全面に金属を成膜。成膜は指向性が高い必要があります - レジスト側壁への金属被覆を最小化してリフトオフを容易にします。スパッタリング・蒸着両対応。Au・Pt・Ti・TiN、AuSn 80/20共晶。

スパッタリング · 蒸着Au · Pt · Ti · TiNAuSn 80/20 共晶指向性成膜
04

溶剤リフトオフ

ウェーハをNMP(N-メチル-2-ピロリドン)またはアセトン溶剤浴に浸漬。標準フォトレジストにはアセトン、特殊厚膜レジストや困難なリフトオフには高温NMPを使用します。金属エッチング化学不要 - 下地材料は化学的に攻撃されません。超音波アシスト対応で清潔なエッジ定義を確保。レジスト上の金属が溶解と同時に剥離し、所望の金属フィーチャーのみが残ります。

NMP または アセトン溶剤清潔なエッジ定義金属エッチングケミストリー不要超音波アシスト対応
なぜリフトオフか · 意思決定ガイド
ウェットエッチングが選択肢にない場合

リフトオフは金属をウェットエッチングできない場合に適したパターニング方式です。実用的なエッチャントが存在しないか、エッチングが下地層を攻撃するリスクがある場合に最適です。

条件リフトオフウェットエッチングドライ(プラズマ)エッチング
Au · Pt · Ir · AuSn✓ 最良の選択肢 - 信頼できるエッチャントなし✗ 実用的なエッチャントなし✗ 非常に低速、再成膜、チャンバー汚染
Al · Ni · Cr✓ 有効✓ 信頼性高く、高速✓ 良好な選択肢
精細ピッチ電極(<5µm)✓ 優秀 - シャープな側壁、アンダーカットなし✗ 等方的エッチングでフィーチャーにアンダーカット△ 良好(ただしマスク必要)
厚い金属(>2µm)✗ 困難 - 金属厚さ < レジストアンダーカットが必要✓ 厚さ制限なし✓ 厚さ制限なし
敏感な下地層✓ プラズマダメージなし、化学的攻撃なし✗ エッチャントが下地材料を攻撃する場合あり✗ プラズマがゲート酸化膜・センサーを損傷する可能性
多層金属スタック✓ 全層を1回のPVDランで成膜、まとめてリフトオフ✗ 各層に個別のエッチングステップが必要✗ 各層に個別のエッチングステップが必要
エッジ鋭さ✓ エッチング等方性でなくレジストで定義✗ アンダーカットがエッジ定義を劣化△ 良好な垂直側壁が可能
🥇

貴金属

AuとPtには、フォトレジストと共存できる実用的なウェットエッチャントがありません。王水はAuをエッチングしますが、ほぼすべての下地材料とフォトレジストを侵食します。リフトオフがAu電極・Ptコンタクト・ボンドパッドの唯一の実用的なパターニング方式です。

Au電極Ptコンタクトボンドパッド

AuSn共晶バンプ

AuSn 80/20共晶はんだは、278°Cリフローに必要な正確なAu:Sn比を破壊せずにウェットエッチングできません。PVD + リフトオフがSiPhoフリップチップ接合向けウェーハレベルAuSnバンプ定義の標準方式です。

AuSn 80/20278°C 共晶バンプ定義
🔬

下地層への影響

エッチングケミストリーが以前に成膜した層(III-V族化合物半導体表面・圧電材料・バイオインターフェース)を攻撃するデバイスでは、プラズマダメージも化学的攻撃もないリフトオフが最適です。

III-V族対応圧電膜保護バイオインターフェース
意思決定ガイド - リフトオフが正しい選択肢となる場合

リフトオフとエッチングは一方が常に優れているわけではありません。適切な選択は金属・フィーチャー形状・下地スタック・量産規模によって異なります。

金属仕様
リフトオフパターニングで使用可能な金属

すべての金属は材料とターゲット膜特性に応じてPVD(スパッタリングまたは蒸着)で成膜します。リクエストに応じてその他の金属とカスタムスタックも対応可能。最小フィーチャーサイズと最大膜厚は相互に依存します。

金属 / スタック成膜方式典型厚さ主な用途
Ti/Auスパッタ(Ti)+ スパッタまたは蒸着(Au)Ti 10〜50nm / Au 50〜500nmボンドパッド・電極・RFコンタクト・オーミックコンタクト
Ti/Ptスパッタ(Ti)+ スパッタ(Pt)Ti 10〜30nm / Pt 50〜200nm生体医療電極・MEA・神経プローブ・MEMSセンサー
AuSn 80/20PVD マルチレイヤー(Au/Sn積層)合計スタック 1〜5µmフリップチップ向け共晶バンプ定義・気密封止
Ti/TiN反応性スパッタTi 20〜100nm / TiN 50〜200nm拡散バリア・UBM密着層
NiCrスパッタまたは蒸着50〜500nm薄膜抵抗・UBM・はんだ付け可能表面
AlCuスパッタ100nm〜2µm相互接続金属・MEMS構造層
TiW/AuスパッタTiW 50nm / Au 100〜300nmAuSnとSnAgはんだ向けUBM・RDLシード層
応用分野
リフトオフパターニングが使用される用途
🧠

生体医療電極

神経記録・網膜インプラント・ラボオンチップバイオセンサー向けAuとPtマイクロ電極アレイ(MEA)。Ti/AuとTi/Pt積層リフトオフパターニング。生体適合金属にはウェットエッチャントが存在せず、リフトオフが唯一の実用的パターニング方式です。

Ti/Au · Ti/PtMEA · 神経プローブバイオセンサー · 埋め込み型
📡

RF・MEMSコンタクト

RF MEMSスイッチ・SAW/BAWレゾネーターコンタクトパッド、GaAsとGaNデバイスのオーミックコンタクトにAuまたはTi/Auリフトオフパターニング。III-V族表面はウェットエッチャントに敏感なためリフトオフが最適。

RF MEMSSAW/BAW コンタクトGaAs · GaN オーミックIII-V族対応
🔭

AuSnバンプ定義

SiPhoPICへのレーザーダイオードフリップチップ接合・MEMS気密封止・RF MMICフリップチップのウェーハレベルAuSn共晶バンプ。PVDマルチレイヤーリフトオフで正確な80/20 Au:Sn比を定義。

AuSn 80/20フリップチップバンプ気密封止SiPho集積
🔲

RDL・UBMシード層

アンダーバンプメタライゼーション(UBM)と再配線層(RDL)シード層はTi/AuまたはTiW/Auリフトオフで定義されることが多い。50µm以下のピッチ対応。精細ピッチパッケージング。

TiW/Au UBMRDL シード層50µm以下ピッチ精細ピッチパッケージング
なぜ株式会社ナノシステムズJPか
貴金属パターニングと一貫フロー
01

貴金属パターニング専門

AuとPtには実用的なウェットエッチャントが存在しません。これらの金属のパターニングにはリフトオフが唯一の実用的な方式です。王水はAuをエッチングしますが、ほぼすべての下地材料とフォトレジストを侵食します。ニューラルMEA・MEMS接触パッド・ボンドパッドで標準的に使用。

02

AuSn共晶バンプ定義

AuSn 80/20共晶はウェットエッチングできません。フリップチップと気密パッケージング向けAuSnバンプ定義の標準方法はPVD + リフトオフです。

03

PVD成膜と一貫フロー

リフトオフはPVD金属成膜と直接連携しています。スパッタリング・Eビーム蒸着・溶剤リフトオフのすべてを一施設で提供。クロスベンダー転送リスクなし。

プロセスフローの次のステップ:電気めっき
リフトオフ後、デバイスによっては電気めっきによるCu TSV充填、Ni/Auシード、装飾めっきが続く場合があります。

電気めっき →
関連プロセス
リフトオフは大きなフローの一部

リフトオフはフォトリソグラフィ・薄膜成膜・先端パッケージングを結びつけます。最も関連する隣接サービスページ:

🔬

フォトリソグラフィ →

リフトオフウィンドウを定義する露光と現像ステップ。コンタクトアライナー・ステッパー・Eビームすべて対応。

フォトリソグラフィ →
⚗️

薄膜成膜 →

Au・Pt・Ti・TiN・AuSn等の金属スパッタリングと蒸着。100種類以上のスパッタリングターゲット対応。

薄膜成膜 →
🔭

AuSnバンプサービス →

フォトニクスフリップチップと気密パッケージング向けPVDマルチレイヤーリフトオフによるウェーハレベルAuSn共晶バンプ定義。

AuSnバンプ →

プロジェクトを開始しましょう。
1営業日以内にご返信いたします。

プロセス要件・基板・生産数量をお知らせください。エンジニアが1営業日以内にご返信いたします。

sales@nanosystemsjp.co.jp · +81-3-5288-5569 · NDA対応可

テクニカルAI — ナノシステムズJP
Online — typically replies in minutes
Services & Industries
⚙️ Capabilities Overview
Substrates
🔷 Substrate & WafersSi, SiC, GaN, glass, sapphire 🔬 Fused Silica WafersQuartz · borosilicate · low CTE 🟣 PI Film & SUS Sensor FabRoll-to-roll · sensor patterning
Front-End
🎭 Mask FabricationGDS to chrome mask, DRC 📷 PhotolithographyE-beam 20 nm to 500×600 mm 🔬 NanoimprintingUV & thermal NIL 🫧 Thin Film DepositionPVD, CVD, ALD, MBE ⬆️ LiftoffMetal pattern · shadow mask ⚡ ElectroplatingCu TSV fill, DPC, LIGA 🌊 EtchingICP-RIE, DRIE >50:1 🔥 AnnealingN₂ / H₂ / vacuum / RTA ⚛️ Ion ImplantationB / P / As / Al / N implant 🔄 CMP & GrindingCu CMP, 50 µm thinning 💎 DicingBlade, stealth laser 🧪 Wafer CleaningRCA, plasma, megasonic
Advanced Packaging
🔗 Wafer BondingHybrid, eutectic, fusion 📌 TSV FabricationHigh AR, void-free Cu fill 👁️ TSV RevealBackgrind → etch → CMP 🪟 TGV FabricationThrough-glass via 🔀 RDL FabricationBCB / PBO / PI + damascene 📦 Packaging & AssemblyWire bond, flip-chip 📚 3D / 2.5D PackagingTSV + RDL + UBM + C4 🥇 AuSn BumpPVD lift-off, fluxless 🧬 Biochip & MicrofluidicsGlass 500×600 mm, NIL 🔆 SiPho PackagingTSV · RDL · UBM · C4 for PIC
Industries
🤖 AI & HPC PackagingCoWoS-style, 2.5D / 3D 💡 Silicon PhotonicsSOI · AuSn · TSV interposer 🚗 AutomotiveMEMS sensors, SiC power 🧬 Life SciencesLab-on-chip, biosensors 🔭 All Industries → Request a Quote →