シリコンフォトニクス · バックエンドパッケージング

シリコンフォトニクス向け
ウェーハレベルバックエンドパッケージング

TSV・RDL・UBM・C4ハンダバンプ・低温PECVD(200°C以下)・光学ファセット形成・キャリアウェーハボンディングを含む完全なバックエンドファブリケーションフロー。フォトニック集積回路を量産対応のフリップチップ実装可能デバイスへと変換します。

TSV-last / TSV-middle / TSV露出 RDL ファンアウト配線 Ti/Ni/Au UBM C4・µバンプ 低温PECVD <200°C 光学ファセット形成 キャリアウェーハボンディング
シリコンフォトニクス集積回路 - 光導波路とリングレゾネータ
<200°C
低温PECVD
誘電体成膜
15+
バックエンド
プロセス能力
200mm
最大ウェーハ
直径
1枚〜
最小注文
MOQなし
TSV + RDL
インターポーザー・ファンアウト
AuSnバンプ
フラックスレスPICダイアタッチ
±1µm
ハイブリッドボンディング精度
東京
ピュアプレイファウンドリ
バックエンドパッケージングパートナー
PICテープアウトから
フリップチップ実装対応デバイスへ

シリコンフォトニクスのサプライチェーンは急速に成熟しつつあります。フロントエンドのPICファブリケーションは、200mmおよび300mmプラットフォームの専門ファウンドリで提供されるようになりました。しかし、すべてのフォトニックICは機能的・集積可能なデバイスになるために、バックエンドウェーハレベルパッケージングが必要です。

これには、ウェーハレベルのトポグラフィへの対応、光学ファセットや導波路周辺の熱バジェット管理、ハイブリッドIII-V統合のためのレーザーキャビティ内バンプ配置が含まれます。すべて導波路性能を損なうことなく実施する必要があります。

Nanosystems JP Inc.は、PIC設計者やファブレスフォトニクス企業が必要とするpost-CMOSウェーハプロセスを専門としています:TSV(シリコン貫通電極)、RDL(再配線層)、UBM(アンダーバンプメタル)、ハンダバンプ、パッシベーション、ウェーハボンディング、DRIEキャビティ形成、光学ファセット形成。

フォトニックおよびCMOS/EICダイのフロントサイドとバックサイド両面を処理します。2.5D・3Dコパッケージドアセンブリ向けのコンパニオンCMOS/EICウェーハへのRDL・UBM処理も対応可能。すべての誘電体成膜は低温PECVD(200°C以下)を使用し、導波路・GeフォトディテクターおよびボンドしたIII-V層を保護します。

キャリアウェーハボンディング・デボンディング:バックサイド処理(薄化・TSV露出・バックサイドRDL・UBM)のため、デバイスウェーハを熱剥離またはUV剥離接着剤でテンポラリキャリアウェーハに面ダウンボンディングします。バックサイドプロセス完了後、デバイス面に残渣を残さずクリーンにデボンドします。

柔軟なTSVインテグレーション:フロントエンドファウンドリでブラインドTSVが形成済み(TSV-firstまたはTSV-middle)の場合、ウェーハ薄化とCu CMPにより埋め込みビア先端を露出させ、バックサイドRDL・UBM・バンプ工程へ進みます。ビアなしウェーハの場合、薄化後にバックサイドからTSV-lastで新規ビアを形成します。

典型的なお客様プロファイル

  • GF・TSMC・Tower・imec・AMFでPICテープアウト後、バックエンドパッケージングが必要なファブレスSiPho企業
  • PIC・CMOS/EICダイ両面処理を含むCPO(コパッケージドオプティクス)プロトタイプを開発するPIC設計者
  • SiPho PICへのハイブリッドIII-Vフリップチップボンディング向けレーザーキャビティ内バンプが必要なレーザーインテグレーションハウス
  • フォトニックウェーハへのカスタムTSV・RDL・光学ファセット形成が必要な研究機関
  • 400G〜1.6Tトランシーバーエンジンを統合するテレコム・データコムモジュールハウス
  • キャリアボンディングを含むバックサイド処理フローが必要なLiDAR・バイオセンサー・量子フォトニクス系スタートアップ
  • AuSnボンディング・DRIEキャビティ・UBM・低温PCVDパッシベーションのサブコントラクトを求めるOSAT

純粋受託ファウンドリとして、最低注文数量なし・シングルウェーハエンジニアリングロットから量産ロットまで対応します。東京クリーンルームで直径200mm(8インチ)ウェーハのフルバックエンドプロセスが可能です。

断面図
バックエンドパッケージング
処理前後のウェーハ断面

フォトニックウェーハはブラインドTSV済み(TSV-firstまたはTSV-middle)で搬入される場合があります。キャリアウェーハにボンディングしてバックグラインド・Cu CMPによるTSV先端露出を実施後、バックサイドRDL・UBM・低温PCVDパッシベーション(200°C以下)・C4ハンダバンプを形成してキャリアをデボンドします。ビアなしウェーハの場合はTSV-lastで対応します。

搬入PICウェーハ(処理前) フロントエンドファウンドリから受領 - ブラインドTSV有り(TSV-firstまたはTSV-middle)の場合あり Siサブストレート ~725 µm ボンドパッド(Al) UBM形成前 Si導波路 220nm SOI、リブ/ストリップ BOX(SiO₂ 2〜3 µm) Siサブストレート バルク ~725 µm(受領時) ブラインドTSV(オプション) Cu埋め込み、未露出 光学ファセット (エッジカップリング) ファウンドリからの受領状態 ▼ Nanosystems JP Inc. によるバックエンドパッケージング ▼ バックエンドパッケージング後 キャリアボンド · TSV露出またはTSV-last · RDL · UBM · 低温PECVD <200°C · C4バンプ ~100 µm ★ フロントサイドUBM Ti / Ni 5µm / Au 50nm Si導波路 220nm SOI、保存済み ★ TSV(露出 / TSV-last) SiO₂ライナー、Cu充填、10〜100 µm 薄化 ~100 µm(キャリアボンド中) ★ パッシベーション PECVD <200°C SiN / SiO₂ - 導波路安全 ★ バックサイドRDL Cu、L/S ≥ 5/5 µm ★ バックサイドUBM Ti / Ni / Au ★ C4ハンダバンプ SnAg または AuSn 光学ファセット (エッジカップリング) ★ Nanosystems JP Inc. が追加するプロセス Si 導波路 メタル パッシベーション UBM TSV Cu RDL ハンダ 断面図 - 縮尺非対応・代表的図解 · © 2026 Nanosystems JP Inc.
プロセス能力
フルバックエンドウェーハレベルパッケージング -
全プロセスを一人のプロジェクトマネージャーが統括

15のバックエンドプロセスをフルフローまたは単独サービスとして提供。Nanosystems JP Inc.のプロジェクトマネージャーが一元管理します。

プロセス 仕様 材料・備考 主な用途
シリコン貫通電極(TSV)直径5〜100 µm;深さ最大300 µm;アスペクト比 ≤10:1。TSV-last(薄化後バックサイドからエッチング・充填)およびTSV-middle対応。フロントエンドで形成済みのブラインドTSV(TSV-first・TSV-middle)も受入可能。Cu充填(電解めっき);SiO₂/Si₃N₄アイソレーションライナー3D PIC-EIC積層、垂直I/O、CPO光エンジン
TSV露出(バックグラインド + CMP)バックグラインドで目標厚さ(通常50〜150 µm)まで薄化後、Cu CMPでブラインドTSV先端を露出。テンポラリキャリアボンディング・デボンディング込み。CMP後表面粗さ <1 nm Ra。テンポラリ接着剤ボンド;Cu/Si/酸化膜に適合するCMPスラリーフロントエンドのブラインドTSV露出、バックサイドRDL・バンプへの接続
再配線層(RDL)L/S ≥ 5/5 µm(シングルレイヤー);最大3層RDL。CuまたはAl配線。PICおよびCMOS/EICダイのフロントサイド・バックサイド両面対応。既存トポグラフィを持つウェーハへのトポ対応パターニング可能。ポリイミドまたはPBO誘電体;Cuシード + 電解めっきファンアウト配線、パッドリロケーション、PIC-EICインターポーザー配線
アンダーバンプメタル(UBM)Ti/Ni/Au、Ti/Cu/Ni/Au、またはCr/Ni/Au積層。パッドサイズ ≥ 40 µm。PICおよびCMOSダイのフロントサイド・バックサイド対応。III-Vハイブリッド統合向けレーザーキャビティ内ファインピッチUBM対応。Ni: 3〜10 µm(無電解または電解);Auフラッシュ: 50〜200 nmフリップチップUBM、レーザーアタッチパッド、EICダイUBM
ハンダバンプ形成(C4 / µバンプ)バンプピッチ ≥ 100 µm(C4);≥ 40 µm(µバンプ)。高さ 20〜80 µm。PIC上へのIII-Vレーザーダイフリップチップボンディング向けレーザーキャビティ内バンプ対応。SnAg、AuSn、Inベース;めっきまたは印刷フリップチップ実装、レーザー-PICボンディング、CPOエンジンアセンブリ
パッシベーションSiO₂・Si₃N₄・ポリイミド。膜厚 0.5〜5 µm。ビア開口 ≥ 10 µm。低温PECVD(200°C以下)対応 - 導波路性能・GeフォトディテクターおよびボンドしたIII-V層の保護に必須。PECVD SiO₂/SiN(低温);スピンコートポリイミド/PBO電気絶縁、防湿バリア、層間誘電体
ウェーハボンディングハイブリッド(Cu-Cu + 酸化膜)、共晶(AuSn、CuSn)、ヒュージョン、SAB、陽極ボンディング。アライメント精度 ≤ 1 µm(ハイブリッド);処理温度 RT〜400°C。アライメント ≤ 1 µm;ボイド面積率 <2%PIC-EIC 3D統合、III-Vボンディング
キャリアウェーハボンディング・デボンディングバックサイド処理(薄化・TSV露出・バックサイドRDL/UBM)のためのテンポラリキャリアボンディング。熱剥離またはUV剥離接着剤。デバイス面に残渣を残さずクリーンにデボンド。ガラスまたはSiキャリア;Brewer Science / TMAT接着剤フロントサイド + バックサイド両面処理フローの実現
DRIE / ICP-RIEエッチングSi Boschエッチング深さ ≤ 500 µm;側壁角度 89〜90°。キャビティ・トレンチ形成。エッジカップリング導波路向け光学ファセット形成 - 低損失バットカップリング向け平滑側壁仕上げ。SF₆/C₄F₈化学;SiO₂/メタルハードマスクVグルーブ、光学ファセット、ファイバーアライメントキャビティ、エッジカップリング
光学ファセット形成エッジカップリングPIC向けDRIEによる光学ファセット形成。低挿入損失のための平滑側壁(<5 nm RMS)。低温PCVDまたは電子ビーム蒸着によるファセットへのAR(反射防止)コーティング成膜。SiNまたはSiO₂/TiO₂ ARスタック;ファセット角度制御 ±0.5°エッジカップリング、ファイバーアレイまたはレーザーダイへのバットカップリング
薄膜成膜スパッタリング・PECVD・ALD。金属(Ti・Cr・Ni・Cu・Au・Al)および誘電体。フォトニックウェーハ向け低温PECVD(200°C以下)によるSiO₂・SiN成膜。膜厚均一性 ≤ ±3%。膜応力制御;トポ対応ステップカバレッジシード層、バリア層、ARコーティング、低温誘電体スタック
フォトリソグラフィコンタクト / ステッパー / 電子ビーム。解像度 ≥ 0.5 µm(ステッパー)。基板サイズ最大200 mm。ポジ・ネガレジスト;電解めっきモールド向け厚膜レジスト対応。コンタクト、近接、投影RDLパターニング、UBMリフトオフ、バンプモールド定義
電解めっきCu・Ni・Au・Sn・SnAg。膜厚範囲 1〜100 µm。均一性 ≤ ±5%。DC・パルス・パルスリバースモード対応。DCおよびパルスめっき;充填化学の最適化TSV充填、バンプ形成、UBMビルドアップ
CMP平坦化のための酸化膜CMP;RDLおよびTSV露出のためのCu CMP。表面粗さ <1 nm Ra。材料別スラリー選定;エンドポイント検出。Cu / 酸化膜 / 誘電体スラリー平坦化、ボンディング面前処理、TSV露出
ダイシングブレードダイシング・ステルスレーザーダイシング。ストリート幅 ≥ 50 µm。DAFフィルム対応;チッピング ≤ 10 µm。DRIEファセット形成後のダイシングで光学ファセットを保護。ブレードおよびステルスレーザー;DAFフィルムダイ個片化、バーレベルテスト前処理
デザインルールとガイドライン
フォトニックウェーハ
バックエンドレイアウトの主要パラメータ

お客様の構造とウェーハ厚みに合わせたDRMドキュメントはご要望に応じてご提供します。

1 TSVデザインルール

ビア直径5〜100 µm
最小ピッチ(中心間)直径の2倍
最大アスペクト比10:1
導波路からのキープアウト≥ 50 µm *
アイソレーションライナーSiO₂ ≥ 200 nm
Cu充填ボイド許容値<5%(X線検査)
対応TSVタイプTSV-last、-middle、露出
TSV露出目標厚さ50〜150 µm

* 導波路タイプと光モード閉じ込めによって異なります。プロセスエンジニアにご相談ください。ブラインドTSV(TSV-first / TSV-middle)搬入ウェーハも受入可能 - 露出・バックサイド処理を実施します。

2 RDLデザインルール

最小ライン / スペース5 / 5 µm
金属膜厚(Cu)3〜10 µm
誘電体膜厚5〜15 µm(ポリイミド)
ビア直径(層間)≥ 15 µm
最大RDL層数3層
アライメント精度≤ ±2 µm

3 UBM・バンプルール

UBMパッド開口≥ 40 µm
UBM積層(フロントサイド)Ti/Ni(5µm)/Au(50nm)
UBM積層(バックサイド)Ti/Ni/Au または Cr/Ni/Au
C4バンプピッチ≥ 100 µm
µバンプピッチ≥ 40 µm
バンプ高さ均一性±5 µm(3σ)

4 パッシベーション・ボンディング・キャリア

パッシベーションビア開口≥ 10 µm
パッドへのオーバーラップ≥ 5 µm/辺
低温PECVD(SiO₂/SiN)<200°C
ボンドアライメント(ハイブリッド)≤ 1 µm
ボンド界面ボイド面積率<2%
表面粗さ(ボンディング用)<0.5 nm RMS
キャリア接着剤タイプ熱剥離またはUV剥離
熱バジェット(PECVD)≤ 200°C
プロセスフロー
2つの標準パス -
TSV露出またはTSV-last

搬入ウェーハの状態に合わせてパスを選択。どちらもフリップチップ対応の完全パッケージドフォトニックダイを実現します。

パスA - 搬入ウェーハにブラインドTSVあり(フロントエンドファウンドリによるTSV-first / TSV-middle)
1
ウェーハ搬入
ブラインドTSV付きPICウェーハ。入荷検査・計測。
2
フロントサイド処理
低温PCVDパッシベーション → パッド開口 → フロントサイドUBM(Ti/Ni/Au)。
3
キャリアボンド
デバイスウェーハを面ダウンでキャリアウェーハにボンド(熱剥離/UV剥離接着剤)。
4
バックグラインド + TSV露出
バックグラインドで ~100 µm まで薄化 → Cu CMPでブラインドTSV先端を露出。
5
バックサイド処理
PCVDパッシベーション → Cu RDL → UBM → C4バンプ → リフロー。
6
デボンド・ダイシング
キャリアデボンド(残渣なし)→ 検査 → ダイシング → 出荷。
パスB - 搬入ウェーハにTSVなし(弊社でTSV-lastを形成)
1
ウェーハ搬入
ビアなしPICまたはCMOS/EICウェーハ。入荷検査。
2
フロントサイド処理
低温PCVDパッシベーション → パッド開口 → フロントサイドUBM。
3
キャリアボンド + 薄化
キャリアウェーハにボンド → バックグラインドで ~100 µm まで薄化。
4
TSV-lastエッチング・充填
バックサイドDRIE → SiO₂ライナー → Cuシード → 電解めっき → CMP。
5
バックサイド処理
PCVDパッシベーション → Cu RDL → UBM → C4バンプ → リフロー。
6
デボンド・ダイシング
キャリアデボンド → 検査 → ダイシング → 出荷。
ターゲットアプリケーション
シリコンフォトニクスのバックエンドパッケージングは
最も急成長するオプトエレクトロニクス分野に対応

データセンタートランシーバー

400G / 800G / 1.6T 着脱式・オンボード光モジュール。高速SerDesレーンと電力供給向けC4またはµバンプによるPIC-EICフリップチップ統合。

コパッケージドオプティクス(CPO)

次世代AIスイッチおよびGPUクラスター向け光エンジンパッケージング。共通インターポーザー上のフォトニックICと電子ICのTSVベース3D積層。

LiDAR・自律センシング

コンパクトなウェーハレベルパッケージング・ファイバー対チップのVグルーブアライメント・DRIEキャビティ・環境シールを必要とするFMCW・ToF LiDAR光エンジン。

テレコム・5G / 6G

メトロ・長距離WDMネットワーク向けコヒーレントトランシーバーPIC。III-Vヘテロジニアス統合向け厳密な熱バジェット制御を伴うバックエンドパッケージング。

バイオセンサー・医療フォトニクス

マイクロフルイディクス統合フォトニクスバイオセンサーチップ。光導波路センシング構造と組み合わせたサンプルフローチャネル向けDRIEキャビティ形成。

量子フォトニクス

超クリーンウェーハボンディング・低損失導波路対応バックエンドプロセス・極低温グレードメタライゼーションスタックを必要とする集積量子フォトニクス回路。

Nanosystems JP Inc. を選ぶ理由
フォトニクスバックエンド専用 -
CMOSパッケージングから転用せず

全バックエンドプロセスを一元管理

TSV・TSV露出・RDL・UBM・バンプ・パッシベーション・キャリアボンディング/デボンディング・光学ファセット形成・ウェーハボンディング・DRIE・CMP・ダイシングを、Nanosystems JP Inc.のプロジェクトマネージャーが一元管理します。PICおよびCMOS/EICダイ両面処理も対応。

最低注文数量なし

シングルウェーハエンジニアリングロットから量産ロットまで対応。大量生産OSATフローにコミットする前のプロトタイピングおよびプロセス開発に最適 - MOQなし、最低ロット料金なし。

プロセス柔軟性

レーザーキャビティ内バンプ・非標準UBM積層・カスタムDRIE光学ファセット・既存トポグラフィを持つウェーハへのトポ対応RDL。フォトニックICの要件に合わせたカスタムプロセスフローを構築します。

低温プロセス

すべての誘電体成膜を低温PECVD(200°C以下)で提供可能。フォトニック導波路・GeフォトディテクターおよびボンドしたIII-V層が厳格な熱バジェット制約を持つことを十分に理解した上で、各プロセスステップを設計します。

ジャパンクオリティ、グローバル対応

東京拠点のクリーンルームで日本品質の製造管理を提供。米国・欧州・アジア各地のお客様に対して英語での技術コミュニケーションとNDA締結後の機密保護を実施します。

迅速なターンアラウンド

設計確定からウェーハ出荷まで標準リードタイム8〜11週間。クリティカルパスのプロトタイピングランには特急スケジュールも対応可能。見積もりには1営業日以内にご回答します。

フォトニックICのパッケージングをご検討中ですか?
断面図またはプロセス要件をお送りください。

詳細なプロセスフロー提案と見積もりを通常5営業日以内にご返送します。技術開示前のNDA締結も対応可能です。

sales@nanosystemsjp.co.jp · 開示前NDA対応 · 1営業日以内に回答

テクニカルAI — ナノシステムズJP
Online — typically replies in minutes
Services & Industries
⚙️ Capabilities Overview
Substrates
🔷 Substrate & WafersSi, SiC, GaN, glass, sapphire 🔬 Fused Silica WafersQuartz · borosilicate · low CTE 🟣 PI Film & SUS Sensor FabRoll-to-roll · sensor patterning
Front-End
🎭 Mask FabricationGDS to chrome mask, DRC 📷 PhotolithographyE-beam 20 nm to 500×600 mm 🔬 NanoimprintingUV & thermal NIL 🫧 Thin Film DepositionPVD, CVD, ALD, MBE ⬆️ LiftoffMetal pattern · shadow mask ⚡ ElectroplatingCu TSV fill, DPC, LIGA 🌊 EtchingICP-RIE, DRIE >50:1 🔥 AnnealingN₂ / H₂ / vacuum / RTA ⚛️ Ion ImplantationB / P / As / Al / N implant 🔄 CMP & GrindingCu CMP, 50 µm thinning 💎 DicingBlade, stealth laser 🧪 Wafer CleaningRCA, plasma, megasonic
Advanced Packaging
🔗 Wafer BondingHybrid, eutectic, fusion 📌 TSV FabricationHigh AR, void-free Cu fill 👁️ TSV RevealBackgrind → etch → CMP 🪟 TGV FabricationThrough-glass via 🔀 RDL FabricationBCB / PBO / PI + damascene 📦 Packaging & AssemblyWire bond, flip-chip 📚 3D / 2.5D PackagingTSV + RDL + UBM + C4 🥇 AuSn BumpPVD lift-off, fluxless 🧬 Biochip & MicrofluidicsGlass 500×600 mm, NIL 🔆 SiPho PackagingTSV · RDL · UBM · C4 for PIC
Industries
🤖 AI & HPC PackagingCoWoS-style, 2.5D / 3D 💡 Silicon PhotonicsSOI · AuSn · TSV interposer 🚗 AutomotiveMEMS sensors, SiC power 🧬 Life SciencesLab-on-chip, biosensors 🔭 All Industries → Request a Quote →